| 基于ARM+FPGA+多DSP的嵌入式實(shí)時(shí)圖像處理系統(tǒng) | |
| 所屬分類:參考設(shè)計(jì) | |
| 上傳者:aet | |
| 文檔大小:2089 K | |
| 標(biāo)簽: ARM | |
| 所需積分:0分積分不夠怎么辦? | |
| 文檔介紹:介紹了一款通用的嵌入式圖像處理系統(tǒng)的設(shè)計(jì)方法。系統(tǒng)采用FPGA設(shè)計(jì)FIFO實(shí)現(xiàn)ARM與多DSP的高速數(shù)據(jù)傳輸方法。實(shí)驗(yàn)結(jié)果表明,所設(shè)計(jì)的多DSP協(xié)同工作的實(shí)時(shí)嵌入式圖像處理系統(tǒng),其工作性能穩(wěn)定、數(shù)據(jù)處理能力強(qiáng),適用于高端的雷達(dá)信號(hào)處理、電子對(duì)抗、超聲圖像處理等場(chǎng)合。 | |
| 現(xiàn)在下載 | |
| VIP會(huì)員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 | |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2