| FFT實時譜分析系統(tǒng)的FPGA設(shè)計和實現(xiàn) | |
| 所屬分類:技術(shù)論文 | |
| 上傳者:aet | |
| 文檔大小:228 K | |
| 所需積分:0分積分不夠怎么辦? | |
| 文檔介紹:采用按時間抽選的基4原位算法和坐標(biāo)旋轉(zhuǎn)數(shù)字式計算機(CORDIC)算法實現(xiàn)了一個FFT實時譜分析系統(tǒng)。整個設(shè)計采用流水線工作方式,保證了系統(tǒng)的速度,避免了瓶頸的出現(xiàn);整個系統(tǒng)采用FPGA實現(xiàn),實驗表明,該系統(tǒng)既有DSP器件實現(xiàn)的靈活性又有專用 FFT芯片實現(xiàn)的高速數(shù)據(jù)吞吐能力,可以廣泛地應(yīng)用于數(shù)字信號處理的各個領(lǐng)域。 | |
| 現(xiàn)在下載 | |
| VIP會員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 | |
Copyright ? 2005-2024 華北計算機系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號-2