| 基于NIOSⅡ的聲納主機(jī)與顯控臺之間的RS232通信協(xié)議 | |
| 所屬分類:參考設(shè)計 | |
| 上傳者:aet | |
| 文檔大?。?span>350 K | |
| 標(biāo)簽: FPGA | |
| 所需積分:0分積分不夠怎么辦? | |
| 文檔介紹:以ALTERA公司開發(fā)的NIOSⅡ為處理器,利用系統(tǒng)硬IP核和自建的模塊構(gòu)建一個片上系統(tǒng)。在此系統(tǒng)上通過編程實現(xiàn)顯示控制分機(jī)與主機(jī)的RS232通信。測試證明這種方法靈活,有很好的可擴(kuò)展性。 | |
| 現(xiàn)在下載 | |
| VIP會員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 | |
Copyright ? 2005-2024 華北計算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號-2